liu.seSearch for publications in DiVA
Endre søk
Begrens søket
1 - 4 of 4
RefereraExporteraLink til resultatlisten
Permanent link
Referera
Referensformat
  • apa
  • ieee
  • modern-language-association-8th-edition
  • vancouver
  • oxford
  • Annet format
Fler format
Språk
  • de-DE
  • en-GB
  • en-US
  • fi-FI
  • nn-NO
  • nn-NB
  • sv-SE
  • Annet språk
Fler språk
Utmatningsformat
  • html
  • text
  • asciidoc
  • rtf
Treff pr side
  • 5
  • 10
  • 20
  • 50
  • 100
  • 250
Sortering
  • Standard (Relevans)
  • Forfatter A-Ø
  • Forfatter Ø-A
  • Tittel A-Ø
  • Tittel Ø-A
  • Type publikasjon A-Ø
  • Type publikasjon Ø-A
  • Eldste først
  • Nyeste først
  • Skapad (Eldste først)
  • Skapad (Nyeste først)
  • Senast uppdaterad (Eldste først)
  • Senast uppdaterad (Nyeste først)
  • Disputationsdatum (tidligste først)
  • Disputationsdatum (siste først)
  • Standard (Relevans)
  • Forfatter A-Ø
  • Forfatter Ø-A
  • Tittel A-Ø
  • Tittel Ø-A
  • Type publikasjon A-Ø
  • Type publikasjon Ø-A
  • Eldste først
  • Nyeste først
  • Skapad (Eldste først)
  • Skapad (Nyeste først)
  • Senast uppdaterad (Eldste først)
  • Senast uppdaterad (Nyeste først)
  • Disputationsdatum (tidligste først)
  • Disputationsdatum (siste først)
Merk
Maxantalet träffar du kan exportera från sökgränssnittet är 250. Vid större uttag använd dig av utsökningar.
  • 1.
    Li, Weidong
    Linköpings universitet, Institutionen för systemteknik. Linköpings universitet, Tekniska högskolan.
    Studies on implementation of low power FFT processors2003Licentiatavhandling, monografi (Annet vitenskapelig)
    Abstract [en]

    In the last decade, the interest for high speed wireless and on cable communication has increased. Orthogonal Frequency Division Multiplexing (OFDM) is a strong candidates and has been suggested or standardized in those communication systems. One key component in OFDM-based systems is FFT processor, which performs the efficient modulation/demodulation.

    There are many FFT architectures. Among them, the pipeline architectures are suitable for the real-time communication systems. This thesis presents the implementation of pipeline FFT processors that has low power consumptions.

    We select the meet-in-the-middle design methodology for the implementation of FFT processors. A resource analysis for the pipeline architectures is presented. This resource analysis determines the number of memories, butterflies, and complex multipliers to meet the specification.

    We present a wordlengths optimization method for the pipeline architectures. We show that the high radix butterfly can be efficiently implemented with carry-save technique, which reduce the hardware complexity and the delay. We present also an efficient implementation of complex multiplier using distributed arithmetic (DA). The implementation of low voltage memories is also discussed.

    Finally, we present a 16-point butterfly using constant multipliers that reduces the total number of complex multiplications. The FFT processor using the 16-point butterflies is a competitive candidate for low power applications.

  • 2.
    Li, Weidong
    et al.
    Linköpings universitet, Institutionen för systemteknik.
    Wanhammar, Lars
    Linköpings universitet, Tekniska högskolan. Linköpings universitet, Institutionen för systemteknik, Elektroniksystem.
    An offset prefix adder for conversion and addition2004Inngår i: Swedish System-on-Chip Conference 2004,2004, 2004Konferansepaper (Annet vitenskapelig)
  • 3.
    Ohlsson, Henrik
    et al.
    Linköpings universitet, Tekniska högskolan. Linköpings universitet, Institutionen för systemteknik, Elektroniksystem.
    Li, Weidong
    Linköpings universitet, Institutionen för systemteknik.
    Capello, Deborah
    Linköpings universitet, Institutionen för systemteknik.
    Wanhammar, Lars
    Linköpings universitet, Tekniska högskolan. Linköpings universitet, Institutionen för systemteknik, Elektroniksystem.
    Design and implementation of an SRAM layout generator2003Inngår i: IEEE Norchip Conference,2003, Denmark: TechnoData A/S , 2003, s. 216-Konferansepaper (Fagfellevurdert)
  • 4.
    Zhuang, Shengxian
    et al.
    Sch. of Electr. Eng. Southwest Jiaotong Univ..
    Carlsson, Jonas
    Linköpings universitet, Institutionen för systemteknik.
    Li, Weidong
    Linköpings universitet, Institutionen för systemteknik.
    Palmkvist, Kent
    Linköpings universitet, Institutionen för systemteknik.
    Wanhammar, Lars
    Linköpings universitet, Tekniska högskolan. Linköpings universitet, Institutionen för systemteknik, Elektroniksystem.
    GALS based approach to the implementation of the DWT filter bank2004Inngår i: International Conference on Signal Processing,2004, Beijing: Publishing House of Electronics Industry , 2004, s. 567-Konferansepaper (Fagfellevurdert)
    Abstract [en]

    In this paper, we propose a VLSI implementation method for one-dimensional discrete wavelet transform (1D-DWT) filter bank based on the GALS systems approach. An asynchronous wrapper, which includes two data communication ports and a local clock controller, is designed for the asynchronous data communication between the locally synchronous filtering modules in the wavelet filter bank. The detailed design methodology for the GALS architecture of ID-DWT filter bank is presented, and the circuits are validated with VHDL and implemented with standard CMOS technology.

1 - 4 of 4
RefereraExporteraLink til resultatlisten
Permanent link
Referera
Referensformat
  • apa
  • ieee
  • modern-language-association-8th-edition
  • vancouver
  • oxford
  • Annet format
Fler format
Språk
  • de-DE
  • en-GB
  • en-US
  • fi-FI
  • nn-NO
  • nn-NB
  • sv-SE
  • Annet språk
Fler språk
Utmatningsformat
  • html
  • text
  • asciidoc
  • rtf